Cadence推出全新台积电N16毫米波参考流程加速射频设计
益华电脑(Cadence Design Systems, Inc.)宣布,Cadence射频集成电路(RFIC)解决方案支持台积电的N16RF设计参考流程和制程设计套件,助力加速下一代移动、5G和汽车应用。Cadence和台积电之间的持续合作,使共同的客户能够使用支持台积电N16RF毫米波半导体技术的Cadence解决方案进行设计。
完整的RF设计参考流程包括无源器件建模、模块级优化、灵敏布局布线网络EM寄生签核、使用自定义无源器件与自发热效应的EM-IR分析。该参考流程包含针对台积电N16RF毫米波制程技术优化的多种产品,包括Cadence Virtuoso原理图编辑器,Virtuoso ADE产品套件以及整合的Spectre X模拟器和RF选项。
此外,该流程还具有使用大容量Cadence EMX 3D Planar Solver生成电磁模型的功能,可将S参数模型无缝反向注释为黄金原理图和EM-IR分析,并使用Voltus-Fi定制电源完整性解决方案进行自加热,从而允许自动管理EM和RCX模型以获得RF精确的结果。该流程使用户能够有效地管理corner模拟,并实现设计可靠性。
EMX Planar 3D Solver电磁模拟工具和Quantus寄生效应萃取解决方案已整合至Virtuoso平台中,可实现耦合效应的分层提取,并确保全设计EM寄生签核。Cadence RFIC 全流程提供了一种高效的方法,使工程师能够在单一、高度整合的设计环境中实现—效能、功耗和可靠性的设计目标。
台积电设计基础设施管理部门负责人Dan Kochpatcharin表示,台积电与Cadence的持续合作,让客户能够使用Cadence的认证流程和我们先进的N16毫米波制程技术提高生产力。有了新的参考流程,让创建下一代移动、汽车、5G、医疗保健和航太设计的人,更容易快速采用我们的技术,且我们已经看到客户们利用我们的技术来推动设计创新。
Cadence资深副总裁暨定制化IC与PCB事业部总经理Tom Beckley表示,我们的客户可以使用最先进的功能,利用台积电N16毫米波制程技术,和完整的RF和RFIC流程来创建具有竞争力的设计。Cadence致力提供最佳的流程,持续聆听建议,以了解实际设计要求。并能够优化我们的流程,如此可以专注于客户们的设计本身,而不是整合工作。