Cadence数码与定制/类比流程获台积电N4P和N3E制程技术认证 智能应用 影音
D Book
236
CEVA
Event

Cadence数码与定制/类比流程获台积电N4P和N3E制程技术认证

  • 吴冠仪台北 

益华电脑(Cadence Design Systems, Inc.)宣布,Cadence数码与定制/类比设计流程通过台积电N4P与N3E制程认证,支持最新的设计规则手册(DRM)与FINFLEX技术。Cadence与台积电双方持续的合作,为台积电N4P和N3E制程提供了相应的制程设计套件(PDK),以加速先进制程移动、人工智能和超大规模运算的设计创新。客户已经开始使用最新的台积电制程技术和经过认证的Cadence流程来实现最佳的功率、效能和面积目标,并加快产品上市速度。

Cadence与台积电研发团队紧密合作,确保数码流程符合台积电N4P与N3E制程认证要求。Cadence完整整合RTL到GDS数码全流程,包括Cadence Innovus设计实现系统、Quantus萃取解决方案、QuantusFS求解器、Tempus时序签核解决方案和ECO选项、Pegasus验证系统、Liberate特徵解决方案和Voltus IC电源完整性解决方案与Voltus-Fi类比电源完整性解决方案。此外,Cadence Genus合成解决方案和可预测性iSpatial技术,也均支持台积电N4P和N3E先进制程技术。

数码全流程支持台积电N4P和N3E制程技术的几个关键功能,包括从合成到签核工程变更(ECO)的原生混合高度单元行优化,以实现最佳的PPA;基于标准存储格行的放置;实现结果与签核密切相关,以实现更快的设计收敛;通过pillar支持增强,以获得更好的设计性能;包含大量多高度,电压阈值和驱动强度单元的大型库;时序稳健性单元表徵和分析;使用具有时效意识的STA进行可靠性建模;和CCSP模型增强功能,通过Voltus IC电源完整性解决方案,提供更高的精度和简化的分析表徵。

Cadence Virtuoso定制/类比工具已获得台积电最新N4P和N3E制程技术认证,这些工具包括Virtuoso电路图编辑器、Virtuoso ADE产品套装和Virtuoso布局套装,以及Spectre模拟平台(涵盖其Spectre X模拟器、Spectre加速平行模拟器、Spectre eXtensive分割模拟器和Spectre RF选项)。Virtuoso设计平台(Design Platform)提供的一项独特功能是与Innovus设计实现系统的紧密结合,采取通用数据库增强混合信号设计的实现方法。

定制设计参考流程(CDRF)亦强化支持最新N4P与N3E制程技术。Virtuoso电路图编辑器、Virtuoso ADE产品套装和整合型Spectre X模拟器协助客户有效管理corner模拟、统计分析、设计中心化和电路优化。Virtuoso Layout Suite已经达成高效的布局实现,为客户提供多种功能,包括独特的row-based实现方法,以用于布局、布线、填充和虚拟插入的交互式辅助功能;增强模拟迁移和布局重用功能;整合寄生参数萃取、电迁移/电源电压降(EM-IR)检查,也同时整合物理验证功能。

台积电设计基础设施管理事业部负责人Dan Kochpatcharin表示,通过继续与Cadence密切合作,确保客户可以放心地使用台积电先进的N4P和N3E技术以及经过认证的Cadence数码和定制/类比流程。这项共同努力将台积电的技术进步与Cadence领先的设计解决方案相结合,帮助双方共同客户满足严格的功率和效能要求,并迅速将他们的下一代矽创新推向市场。

Cadence资深副总裁暨数码与签核事业群总经理滕晋庆(Chin-Chi Teng)博士表示,藉由Cadence与台积电长期持续的合作,使共同客户能够利用最新技术实现他们的PPA与生产力目标。台积电的最新合作成果再次印证Cadence致力于通过我们的流程和台积电的先进技术帮助客户实现卓越设计的承诺,总是对客户的创新感到惊喜。

Cadence 数码与定制/类比先进制程解决方案,已针对台积电N4P与N3E制程技术进行优化,并支持Cadence的智能系统设计(Intelligent System Design)策略,协助客户实现卓越的系统级芯片设计。有关Cadence先进制程解决方案的更多信息,请见官网查询。

关键字