西门子推出全新Solido IP验证套件 智能应用 影音
DForum0705
aispecialreport

西门子推出全新Solido IP验证套件

  • 吴冠仪台北

西门子数码工业软件近日发布全新的Solido IP 验证套件(Solido IP Validation Suite),这是一套完善的自动化签核解决方案,可为包括标准元件、存储器和IP区块在内的所有设计知识产权(IP)类型提供品质保证。此全新验证套件可对所有IP设计角度和格式提供完整的品质保证(QA)涵盖率,以及「版本对版本」的IP监定,实现更可预测的全芯片IP整合周期,并加速上市时间。

IP的重复使用和模块化能够带来品质提升和省时两大优势,因此在下一代半导体中,对于现成的设计IP的整合需求不断提升。为了确保矽晶的成功,所有IP的正确性和一致性都必须在设计流程初期完成验证;如果在设计周期后期发现问题,可能会导致代价高昂的下线改版或矽晶的重新设计。

设计IP需要由多种设计观点来组成,像是逻辑、物理、电气、计时和功耗分析环境等,然而要在所有这些设计角度还有界面格式中对IP进行彻底的验证是非常耗时的,通常会导致生产计划严重落后。

西门子的Solido IP验证套件可为生产和整合团队提供自动化、完善和可定制化的IP验证功能,进而有助于将计划进度落后的情形减至最少。本套件包括西门子的Solido Crosscheck软件和Solido IPdelta软件,两者都针对所有类型的设计和基础IP提供了一套完善的IP QA检查功能,并在简化的解决方案中,整合in-view、cross-view和「版本对版本」QA检查。Solido IP验证套件透过进阶功能,为IP生产和整合团队提供快速全流程的QA,这些功能包括IP数据重复利用的智能分析、可自动更改识别和品质保证报告合并的附加IP QA,及与西门子Calibre等业界领先验证平台的无缝接轨。

西门子数码工业软件定制化IC验证部门副总裁兼总经理Amit Gupta表示,随着设计IP在半导体设计的重要性与日俱增,高效率和正确的IP验证已成为迈向投片成功的关键一步。Solido IP验证套件能够提供可扩充且可重复使用的解决方案,以识别并防止造成设计中断的问题,协助 IP 生产团队在每次迭代时实现高品质的IP交付,并帮助芯片层级设计团队采用完全合格、易于整合的设计IP,实现更短的芯片制造时间。

Renesas EDA事业部的数码后端设计方法部门EDA总工程师Shuji Katayama表示,Renesas的存储器IP可支持多种操作条件,为了快速、全面确保这些存储器IP的可靠性,我们采用西门子的Solido IP验证套件,其定制化功能可以全面满足我们的要求,提升存储器IP的品质。

如需深入了解西门子全新的Solido IP验证套件,欢迎至官网查询。