Silicon Labs推出业界首颗高效能4-PLL时脉IC以因应光网络挑战 智能应用 影音
台湾帆软
ST Microsite

Silicon Labs推出业界首颗高效能4-PLL时脉IC以因应光网络挑战

高效能类比与混合信号IC领导厂商Silicon Laboratories(芯科实验室有限公司,Nasdaq:SLAB)正式推出业界首颗最佳效能、最高整合度的时脉IC,以因应具备复杂时脉要求的高速光传输网络(OTN)应用。利用Silicon Labs专利的DSPLL技术,新推出的Si5374和Si5375是业界第1款整合了4个独立高效能锁相回路(PLL)的单芯片时脉IC,它所提供的PLL整合是其他竞争解决方案的2倍,抖动则低了40%。

OTN是下一代协定(ITU G.8251和G.709),以更具效率的方式在光网络上提供多样化的服务,成为边缘路由器、分波多工(WDM)传输装置、电信级以太网络和多重服务平台的理想解决方案。OTN应用面临了复杂的时脉挑战,因为它需要多个非整数相关(non-integer-related)频率的低抖动时脉。Silicon Labs Si537x元件具四重DSPLL,可产生多达8个低抖动输出时脉,简化任何协定、任何接埠的10G、40G和100G OTN线路卡设计。

DSPLL时脉倍频器可分别配置,并可从2 kHz - 710 MHz的输入产生从2 kHz - 808 MHz的任意频率。这种优异的频率弹性可降低多协定OTN线路卡的成本与复杂度,因为它把多重抖动清除时脉IC的需求降到最低。Si537x元件具备业界领先的0.4ps抖动效能,其弹性DSPLL架构可简化高速PHY参考时脉。因此,OTU3和OTU4的应用便无需使用离散式基于VCXO的PLL。

Si537x元件不需要分隔上行低带宽PLL,即可精准地锁定间隔的时脉输入,而这也是OTN线路卡对时脉的重要要求。其他的电信级功能还包括可与SONET兼容的抖动峰值(最大为0.1 dB),创新的无中断切换能力则能将参考切换时的输出时脉相位瞬变降到最低,其所产生的相位瞬变较其他竞争解决方案小25倍。每个DSPLL引擎都具备完全整合的回路滤波器,可支持低至4 Hz的使用者编程带宽,漂移过滤和抖动衰减得以一并达成,并可针对每个波段来配置。

Silicon Labs时序产品总经理Mike Petrowski表示:「OTN上高带宽数据、影音服务的汇流以及光学线路卡接埠密度与日俱增,这都需要更高度的时脉整合与超低的抖动,才能把设计成本与复杂度降到最低。Silicon Labs新推出的Si537x时脉IC具业界最低抖动,相较其他竞争方案可提供更强大的高效能PLL整合能力,为当前专为OTN而设计的时脉解决方案设立了新标竿。」

Si5374元件有8个输入时脉和8个输出时脉,Si5375则为需要较少时脉的应用提供了4个输入时脉和4个输出时脉。凭藉着四重DSPLL的组态,1个Si5374时脉可以同时产生不同的频率,可实现集多功能于一身的设计,其可同时支持SONET/SDH、1/10/100G以太网络、1/2/4/8/10G光纤网络、3G/HD SDI视讯,以及其他的协定。

Si537x时脉提供了便利的升级管道,使现有的客户得以从Silicon Labs的Si5319/26抖动衰减时脉,转换到整合度更高的抖动清除时脉解决方案,进而将材料清单成本与复杂性降到最低。在高埠数10G/40G/100G OTN路线卡应用上,Si537x时脉元件可有效以单一元件取代4个时脉元件。更多产品信息请浏览网站:http://www.silabs.com/pr/clocks