新思科技推出完整HBM2 IP解决方案
- 吴冠仪/台北
新思科技推出完整DesignWare高带宽存储器2(HBM2)IP解决方案,其中包含控制器、PHY和验证IP,能让传输总带宽(aggregate bandwidth)达307GB/s,是DDR4界面在3,200Mb/s数据传输率运作下的12倍。此外,DesignWare HBM2 IP解决方案的省能效率约是DDR4的10倍。
新思科技IP行销副总裁John Koeter表示,提升存储器带宽而不过度增加功耗及芯片面积,对显卡、HPC及网络应用来说很重要。新思科技与多家领导客户合作,开发出HBM2 IP解决方案,能协助设计人员因应与日俱增的产出要求,同时还能改善高效能SoC设计的延迟性及能源效率。
完整的DesignWare HBM2 IP解决方案具备独特功能,能让设计人员达到设计中之存储器带宽、延迟及功耗的要求。不论是lock step或是memory interleaved模式,DesignWare HBM2控制器都可支持虚拟频道运作,使用者可根据其特殊的流量模式(traffic pattern)将带宽极大化。
HBM2控制器与PHY皆采用DFI 4.0兼容界面,让符合DFI DesignWare HBM2 PHY IP提供4种电源管理状态及快速的频率切换,藉由操作频率(operating frequency)间的快速转换,让SoC达到功耗管理的目的。
新思科技HBM的VC验证IP符合HBM JEDEC规范(包含HBM2),并提供通讯协定、方法论、验证和生产效能功能,包括内建通讯协定检查、覆盖及验证计划、Verdi通讯协定感知(protocol-aware)的除错及效能分析等,让使用者能针对HBM为基础的设计进行快速验证。
先进绘图、高效能运算(high-performance computing;HPC)及网络应用,需要较多的存储器带宽才能跟得上高端制程技术所带来的高运算效能。有了DesignWare HBM2 IP解决方案,设计人员能以最少的功耗和低延迟(low latency)实现存储器的要求。
新的DesignWare HBM2 IP解决方案是以新思科技通过矽晶验证的HBM和DDR4 IP作为基础,已获得数千种设计的验证,并用于数百万计的SoC中。该解决方案能让设计人员降低整合风险,并加速新标准的采用。