Astera Labs以专用解决方案解决数据中心整体连接瓶颈 智能应用 影音
EVmember
ADI

Astera Labs以专用解决方案解决数据中心整体连接瓶颈

  • 萧怡恩台北

智能系统连接解决方案的先驱Astera Labs今日宣布扩展其关注领域,为以数据为中心(data-centric)的应用解决全面系统效能瓶颈。用于低延迟CXL.io连接的全新Aries Compute Express Link (CXL 2.0) Smart Retimer产品系列(PT5161LX、PT5081LX),即为其布局新领域的首款解决方案,目前正积极与策略客户进行样品验证。

Astera LabsCEOJitendra Mohan表示:「随着我们扩展至CXL生态系统,Astera Labs再次突飞猛进,提供专用解决方案以因应复杂的异质运算与可组合的分解式系统拓扑。我们在PCI Express (PCIe) 4.0和5.0互连领域中领先业界,Aries CXL Smart Retimer产品系列建立于此坚实基础上,以无缝的方式实现全新的工作负载优化平台。」

急速增加的数据以及人工智能和机器学习等特定工作负载的主流化,要求专用加速器与通用CPU在相同的主机板或机架内协同工作,同时共享存储器空间。CXL 2.0互连对实现此类快取一致性的系统拓扑至关重要。

Astera Labs创始投资人Avigdor Willenz表示:「Astera Labs领先开发可真正改变技术前景的专用解决方案,就如同我们先前投资的Annapurna Labs与Habana Labs一样迈步向前。相信Astera Labs最新的CXL与PCIe连接解决方案,对于在云端实现人工智能的全部潜力至关重要。」

CXL联盟总裁Barry McAuliffe表示:「做为CXL联盟的早期成员,Astera Labs积极贡献其连接方面的专业知识,推动CXL标准的发展。很高兴看到其首款CXL芯片产品上市,支持快速成长的CXL生态系统。」

与Intel成功且持续扩展的合作  为数据中心实现对运算和延迟敏感的工作负载

Astera Labs同时宣布在Aries Smart Retimer产品系列提供全新的低延迟模式(Low Latency Mode),可与Intel Xeon Scalable处理器进行PCIe连接。此项进展是与Intel公司密切合作的成果,可进一步降低10ns以下PCIe连结的延迟,并提升以数据为中心的工作负载效能。Astera Labs是首家展现与Intel Xeon Scalable处理器(代号Sapphire Rapids)强大PCIe 5.0互通性的厂商。

此外,Astera Labs发表其Equinox产品,它是适用于PCIe/CXL应用的新型随插即用Smart Retimer扩充卡(Add-in-Card)。与Intel公司合作开发的Equinox扩充卡和相关专用韧体可简化采用Intel最新Xeon Scalable处理器开发PCIe 5.0系统。这代表着Astera Labs的转变,其提供易用的随插即用基板,迅速实现复杂的系统拓扑。

Intel公司企业副总裁暨数据中心工程与架构部门总经理Zane Ball表示:「PCIe Gen5和CXL是目前乃至未来在异构运算工作负载和数据中心架构的基础技术。我们正与Astera Labs等生态系统领导者合作,为即将发表的Intel Xeon Scalable平台(代号Sapphire Rapids)与其他平台,大幅降低PCIe和CXL的互连延迟。」

更多CXL 2.0与PCIe 4.0/5.0连接解决方案相关信息,请浏览官网