Cadence推出Protium S1 加快设计上线速度
- 吴冠仪
益华电脑(Cadence Design Systems, Inc.)宣布推出Protium S1 FPGA原型(Prototyping)验证平台,藉由创新实现的演算法可提升工程生产效率。Protium S1平台提供与Cadence Palladium Z1数据中心级硬件验证模拟平台的前端(front-end)流程一致性,相较于传统FPGA原型平台,可将设计上线速度平均加快8成。
Protium S1采用Xilinx Virtex UltraScale FPGA技术,较前代平台提升6倍的设计规模且性能提高2倍。Protium S1平台已获得网络、消费及储存市场中的早期使用者开始采用。
Xilinx系统软件、整合和验证事业部资深总监Peter Ryser表示,Protium S1平台确保数以百计的软件开发商在开发流程中尽早获得规模灵活性,并协助开发商专心处理设计验证及软件开发,无需担心原型上线。结合Palladium Z1的共通流程可确保从模拟到原型的顺畅过渡,大幅改善产能。
为提高设计人员产能,Protium S1平台能提供超高速原型上线,Protium S1以先进存储器模型建立及实现能力协助设计人员将原型上线时间从数月缩短为数日,大幅提前韧体开发的时间。且易于使用,Protium S1与 Palladium Z1平台共享编译流程,现有编译环境的重复利用率最高达80%,并提供两套平台之间的前端一致性。
Cadence数码与签核事业群暨系统与验证事业群资深副总裁兼总经理Anirudh Devgan博士表示,有监于业界对于以缩短整体专案时程达成早期软件开发的需求不断增加,致力打造更先进的模拟和FPGA原型平台。Protium S1为软件开发团队提供完整的软硬件组件、全面整合的实现流程、更快的设计上线时间和最先进的除错能力,使其可提早数月推出令人惊艳的终端产品。
Protium S1平台为Cadence Verification Suite的新成员,符合Cadence系统设计实现(SDE)的策略,协助系统及半导体公司以更高效率打造出更完整且具竞争力的终端产品。Cadence Verification Suite搭载先进的核心引擎、验证架构技术及用于提升设计品质与产能的解决方案,满足各种应用及垂直产业所需的验证要求。
Cadence同步推出另一验证套装新成员-Xcelium平行模拟平台,欲知更多有关Xcelium的信息,请至官网查询。